重要的是確保器件能夠處理轉(zhuǎn)換器內(nèi)部的紋波和不穩(wěn)定電源導(dǎo)致的紋波。a:N6705A 設(shè)置為在 9 V 輸出上生成 500mVpp 紋波。3b:示波器上的 N6705C 輸出。效率測(cè)試通常來(lái)說(shuō),廣州專(zhuān)業(yè)線(xiàn)性可控硅調(diào)光銷(xiāo)售價(jià)恒流芯片 — 恒流芯片轉(zhuǎn)換器最重要的測(cè)試就是效率測(cè)試。對(duì)于電池供電器件尤為如此,因?yàn)樾手苯佑绊戨姵厥褂脡勖^D(zhuǎn)換器的效率是輸出功率與輸入功率的比值。若要測(cè)試效率,應(yīng)使用恒流芯片電源為轉(zhuǎn)換器提供電力,并使用電子負(fù)載從轉(zhuǎn)換器獲取電力。恒流芯片 — 恒流芯片轉(zhuǎn)換器設(shè)計(jì)的效率通常會(huì)受到輸入電壓和負(fù)載所消耗電量的影響。
啟動(dòng)時(shí)間測(cè)試測(cè)量向恒流芯片-恒流芯片變換器施加輸入電壓的時(shí)間和輸出電壓穩(wěn)定的時(shí)間之間的延遲。 在該測(cè)試中,恒流芯片-恒流芯片變換器的輸入端連接一個(gè)顯示器通道,恒流芯片-恒流芯片變換器的輸出端連接另一個(gè)通道。 設(shè)置示波器,以便在恒流芯片-恒流芯片變換器上施加輸入電壓時(shí)啟動(dòng)。 圖2.6顯示了這個(gè)測(cè)試的典型結(jié)果。啟動(dòng)時(shí)間非常重要,因?yàn)楝F(xiàn)代的MPU、FPGA、ASIC等對(duì)輸入電壓有啟動(dòng)電壓時(shí)序的要求。 如果不按照設(shè)備的啟動(dòng)電壓計(jì)時(shí),設(shè)備啟動(dòng)可能會(huì)失敗,并永久損壞。
為了更好地給元器件供電系統(tǒng),您必須可以模擬仿真系統(tǒng)軟件最后開(kāi)關(guān)電源的試驗(yàn)室開(kāi)關(guān)電源,即可以設(shè)定亞秒級(jí)屏幕分辨率時(shí)鐘頻率的開(kāi)關(guān)電源。假如您必須模擬仿真很多元器件鍵入,完成全部試驗(yàn)室開(kāi)關(guān)電源系統(tǒng)軟件中間的同歩也十分有協(xié)助。最好使用綜合輸出排序功能的電源系統(tǒng)。如果必須同時(shí)打開(kāi)所有輸出,則延遲將自動(dòng)激活,輸出將按順序打開(kāi)。在本例中,開(kāi)關(guān)電源檢測(cè)儀已經(jīng)模擬仿真 4 路輸出開(kāi)關(guān)電源。
如必須,使開(kāi)關(guān)電源浮置(一切接線(xiàn)端子均不立即接地裝置)。屏蔽雙絞線(xiàn)用作輸出和遙感電線(xiàn),以減少輻射(電子和磁性)干擾。為了確保屏蔽線(xiàn)不帶電流,只有屏蔽線(xiàn)的一端接地。應(yīng)用屏蔽雙絞線(xiàn)做為輸出和遠(yuǎn)程控制磁感應(yīng)輸電線(xiàn),以盡量避免輻射源影響。根據(jù)平衡正負(fù)極輸出接線(xiàn)端子的對(duì)地特性阻抗,盡量避免開(kāi)關(guān)電源的共模噪音電流量。另外,平衡被測(cè)元器件的正負(fù)極鍵入接線(xiàn)端子的對(duì)地特性阻抗。
廣州專(zhuān)業(yè)線(xiàn)性可控硅調(diào)光銷(xiāo)售價(jià)